# Sujet d'examen. PFO

Juin 2019

# Licence Mention informatique, 3ère année

- Durée de l'épreuve : 2 heures
- Polycopié de cours autorisé, <u>autres documents interdits</u>, calculatrices non connectées autorisées

| Exercice 1 | Remarques |
|------------|-----------|
| Exercice 2 |           |
| Total      |           |

Attention, <u>toutes</u> les réponses doivent être portées sur ce document, sous peine d'être ignorées par le correcteur.

#### Exercice 1 : machine à états (7 points)

On s'intéresse à un circuit séquentiel à une entrée I et une sortie O, et dont l'état interne est codé par un registre 2 bits Q[1:0]. Le registre dispose d'une commande rst (remise à zéro) qui est utilisée pour forcer l'état initial de la machine à 00.



Q1 : S'agit-il d'une machine de Mealy ou de Moore ? Justifiez votre réponse.



 ${f Q3}$  : Donner l'expression booléennes associée à  $Q_1^{t+1}$ .

$$Q_1^{t+1} =$$

Q4 : Compléter la table de transition de la machine à état correspondant à ce circuit.

|   | $Q_1^{t}$ | $Q_0^{t}$ | <b>I</b> <sup>t</sup> | Q <sub>1</sub> t+1 | $Q_0^{t+1}$ | O <sup>t</sup> |
|---|-----------|-----------|-----------------------|--------------------|-------------|----------------|
| 0 | 0         | 0         | 0                     | 0                  | 0           | 0              |
| 1 | 0         | 0         | 1                     | 0                  | 1           | 1              |
| 2 | 0         | 1         | 0                     |                    | 1           | 0              |
| 3 | 0         | 1         | 1                     | 1                  | 1           | 0              |
| 4 | 1         | 0         | 0                     | 1                  | 0           |                |
| 5 | 1         | 0         | 1                     |                    | 1           |                |
| 6 | 1         | 1         | 0                     | 1                  | 0           | 1              |
| 7 | 1         | 1         | 1                     |                    | 1           | 0              |

**Q5** : Complétez le chronogramme avec les valeurs de Q et O.



Q6: En utilisant les résultats précédents, complétez le diagramme d'état du circuit.



### **Exercice 3: décomposition UT/UC (13 points)**

On souhaite réaliser un circuit permettant de calculer le produit de deux nombres complexes a et b, dont les parties réelles et imaginaires sont représentées par des entiers sur 16 bits. Le produit est calculé selon l'algorithme ci-dessous :

```
debut
    are := lire_entree();
    aim := lire_entree ();
    bre := lire_entree ();
    bim := lire_entree ();
    cre := are.bre-aim.bim ;
    cim := are.bim+aim.bre ;
    écrire_sortie(cre) ;
    écrire_sortie(cim) ;
fin ;
```

Afin de réduire le nombre de portes logiques utilisées par le circuit, on fait le choix de limiter le nombre d'opérateurs arithmétique en n'utilisant qu'un seul additionneur et un seul multiplieur, comme indiqué sur le circuit de la question 4.

**Question 1**: L'algorithme requiert des opérations de soustraction, or notre composant ne dispose que d'additionneurs. Expliquez (en vous aidant d'un schéma) comment il est possible de réaliser un circuit soustracteur à partir d'un additionneur et d'un ensemble de portes « inverseur ».





**Question 2**: Le circuit de la question 4 permet de réaliser une addition et une multiplication en parallèle dans un même cycle. Utilisez cette propriété pour réécrire l'algorithme de multiplication de façon à minimiser le nombre d'étapes (cycles) de calcul. Vous utiliserez pour cela les conventions vues en cours et rappelées dans le tableau ci-après, et pourrez introduire des variables intermédiaires afin de faciliter la compréhension du code.

| Exécution    | Notation      | Signification                                                                                |  |  |  |  |
|--------------|---------------|----------------------------------------------------------------------------------------------|--|--|--|--|
| Parallèle    | X=Y+1, Y=X-1; | $X^{t+1}=Y^t+1 \text{ et } Y^{t+1}=X^t-1;$                                                   |  |  |  |  |
| G/ : 11      | X=Y+1 ;       | $\mathbf{X}^{t+1} = \mathbf{Y}^{t} + 1$ suivi de $\mathbf{Y}^{t+2} = \mathbf{X}^{t+1} - 1$ ; |  |  |  |  |
| Séquentielle | Y=X-1;        | <b>X</b> = <b>Y</b> + <b>1</b> Suivi de <b>Y</b> = <b>X</b> - <b>1</b> ;                     |  |  |  |  |

| <pre>debut    are := lire_entree();    aim := lire_entree();    bre := lire_entree();    bim := lire_entree();</pre> |                                                                                                            |
|----------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------|
|                                                                                                                      |                                                                                                            |
|                                                                                                                      | se font sur le principe du protocole req/ack,<br>réaliser l'ensemble des traitements (calculs et<br>ponses |
|                                                                                                                      |                                                                                                            |
|                                                                                                                      |                                                                                                            |
|                                                                                                                      |                                                                                                            |
|                                                                                                                      |                                                                                                            |
|                                                                                                                      |                                                                                                            |
|                                                                                                                      |                                                                                                            |



**Question 4**: Utilisez les résultats des questions précédentes pour compléter le schéma de l'unité de traitement du circuit, en y ajoutant les interconnexions, multiplexeurs, etc. permettant de réaliser le traitement selon l'approche proposée aux questions 1 et 2.









Question 5: Complétez le tableau ci-dessous avec les signaux de contrôle supplémentaires, en explicitant à chaque fois leur rôle .

| Nom      | Rôle/signification |
|----------|--------------------|
| AimWE    |                    |
| AreWE    |                    |
| BimWE    |                    |
| BreWE    |                    |
| MulRegWe |                    |
| AddRegWE |                    |
| CreWE    |                    |
| CinWE    |                    |
|          |                    |
|          |                    |
|          |                    |
|          |                    |
|          |                    |
|          |                    |
|          |                    |

**Question 6** : complétez diagramme de transition de l'unité de contrôle du circuit, en incluant la gestion des entrées/sorties.



# Licence Mention informatique, 3ère année

- Durée de l'épreuve : 2 heures
- Polycopié de cours autorisé, <u>autres documents interdits</u>, calculatrices non connectées autorisées

| Exercice 1 | Remarques |
|------------|-----------|
| Exercice 2 |           |
| Total      |           |

Attention, <u>toutes</u> les réponses doivent être portées sur ce document, sous peine d'être ignorées par le correcteur.

#### Exercice 1 : machine à états (7 points)

On s'intéresse à un circuit séquentiel à une entrée I et une sortie O, et dont l'état interne est codé par un registre 2 bits Q[1:0]. Le registre dispose d'une commande rst (remise à zéro) qui est utilisée pour forcer l'état initial de la machine à 00.



Q1 : S'agit-il d'une machine de Mealy ou de Moore ? Justifiez votre réponse.



 ${f Q3}$  : Donner l'expression booléennes associée à  $Q_1^{t+1}$ .

Q4 : Compléter la table de transition de la machine à état correspondant à ce circuit.

|   | $Q_1^{t}$ | $Q_0^{t}$ | ľ | $Q_1^{t+1}$ | $Q_0^{t+1}$ | O <sup>t</sup> |
|---|-----------|-----------|---|-------------|-------------|----------------|
| 0 | 0         | 0         | 0 | 0           | 0           | 0              |
| 1 | 0         | 0         | 1 | 0           | 1           | 1              |
| 2 | 0         | 1         | 0 |             | 1           | 0              |
| 3 | 0         | 1         | 1 | 1           | 1           | 0              |
| 4 | 1         | 0         | 0 | 1           | 0           |                |
| 5 | 1         | 0         | 1 |             | 1           |                |
| 6 | 1         | 1         | 0 | 1           | 0           | 1              |
| 7 | 1         | 1         | 1 |             | 1           | 0              |

**Q5** : Complétez le chronogramme avec les valeurs de Q et O.



Q6: En utilisant les résultats précédents, complétez le diagramme d'état du circuit.



# **Exercice 3: décomposition UT/UC (13 points)**

On souhaite réaliser un circuit permettant de calculer le produit de deux nombres complexes a et b, dont les parties réelles et imaginaires sont représentées par des entiers sur 16 bits. Le produit est calculé selon l'algorithme ci-dessous :

```
debut
    are := lire_entree();
    aim := lire_entree ();
    bre := lire_entree ();
    bim := lire_entree ();
    cre := are.bre-aim.bim ;
    cim := are.bim+aim.bre ;
    écrire_sortie(cre) ;
    écrire_sortie(cim) ;
fin ;
```

Afin de réduire le nombre de portes logiques utilisées par le circuit, on fait le choix de limiter le nombre d'opérateurs arithmétique en n'utilisant qu'un seul additionneur et un seul multiplieur, comme indiqué sur le circuit de la question 4.

**Question 1**: L'algorithme requiert des opérations de soustraction, or notre composant ne dispose que d'additionneurs. Expliquez (en vous aidant d'un schéma) comment il est possible de réaliser un circuit soustracteur à partir d'un additionneur et d'un ensemble de portes « inverseur ».





**Question 2**: Le circuit de la question 4 permet de réaliser une addition et une multiplication en parallèle dans un même cycle. Utilisez cette propriété pour réécrire l'algorithme de multiplication de façon à minimiser le nombre d'étapes (cycles) de calcul. Vous utiliserez pour cela les conventions vues en cours et rappelées dans le tableau ci-après, et pourrez introduire des variables intermédiaires afin de faciliter la compréhension du code.

| Exécution    | Notation      | Signification                                                                                |  |  |  |  |
|--------------|---------------|----------------------------------------------------------------------------------------------|--|--|--|--|
| Parallèle    | X=Y+1, Y=X-1; | $X^{t+1}=Y^t+1 \text{ et } Y^{t+1}=X^t-1;$                                                   |  |  |  |  |
| G/ /: 11     | X=Y+1 ;       | $\mathbf{X}^{t+1} = \mathbf{Y}^{t} + 1$ suivi de $\mathbf{Y}^{t+2} = \mathbf{X}^{t+1} - 1$ ; |  |  |  |  |
| Séquentielle | Y=X-1;        | x = = x + 1 suivi de Y = = x 1;                                                              |  |  |  |  |

| del   | <pre>but   are := lire_entree();   aim := lire_entree();   bre := lire_entree();   bim := lire_entree();</pre> |                                                                                                      |
|-------|----------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------|
| combi | ion 3 : sachant que les entrées sorties                                                                        | se font sur le principe du protocole req/ack, réaliser l'ensemble des traitements (calculs et ponses |
|       |                                                                                                                |                                                                                                      |
|       |                                                                                                                |                                                                                                      |
|       |                                                                                                                |                                                                                                      |
|       |                                                                                                                |                                                                                                      |
|       |                                                                                                                |                                                                                                      |
|       |                                                                                                                |                                                                                                      |



**Question 4**: Utilisez les résultats des questions précédentes pour compléter le schéma de l'unité de traitement du circuit, en y ajoutant les interconnexions, multiplexeurs, etc. permettant de réaliser le traitement selon l'approche proposée aux questions 1 et 2.







Question 5: Complétez le tableau ci-dessous avec les signaux de contrôle supplémentaires, en explicitant à chaque fois leur rôle .

| Nom      | Rôle/signification |
|----------|--------------------|
| AimWE    |                    |
| AreWE    |                    |
| BimWE    |                    |
| BreWE    |                    |
| MulRegWe |                    |
| AddRegWE |                    |
| CreWE    |                    |
| CinWE    |                    |
|          |                    |
|          |                    |
|          |                    |
|          |                    |
|          |                    |
|          |                    |
|          |                    |

rmatique

**Question 6** : complétez diagramme de transition de l'unité de contrôle du circuit, en incluant la gestion des entrées/sorties.



**PFO** 

# Sujet d'examen. PFO

**Juin 2019** 

# Licence Mention informatique, 3ère année

- Durée de l'épreuve : 2 heures
- Polycopié de cours autorisé, <u>autres documents interdits</u>, calculatrices non connectées autorisées

| Exercice 1 | Remarques |
|------------|-----------|
| Exercice 2 |           |
| Total      |           |

Attention, <u>toutes</u> les réponses doivent être portées sur ce document, sous peine d'être ignorées par le correcteur.

#### Exercice 1 : machine à états (7 points)

On s'intéresse à un circuit séquentiel à une entrée I et une sortie O, et dont l'état interne est codé par un registre 2 bits Q[1:0]. Le registre dispose d'une commande rst (remise à zéro) qui est utilisée pour forcer l'état initial de la machine à 00.



Q1 : S'agit-il d'une machine de Mealy ou de Moore ? Justifiez votre réponse.



 ${f Q3}$  : Donner l'expression booléennes associée à  $Q_1^{t+1}$ .

Q4 : Compléter la table de transition de la machine à état correspondant à ce circuit.

|   | $Q_1^{t}$ | $Q_0^{t}$ | ľ | $Q_1^{t+1}$ | $Q_0^{t+1}$ | O <sup>t</sup> |
|---|-----------|-----------|---|-------------|-------------|----------------|
| 0 | 0         | 0         | 0 | 0           | 0           | 0              |
| 1 | 0         | 0         | 1 | 0           | 1           | 1              |
| 2 | 0         | 1         | 0 |             | 1           | 0              |
| 3 | 0         | 1         | 1 | 1           | 1           | 0              |
| 4 | 1         | 0         | 0 | 1           | 0           |                |
| 5 | 1         | 0         | 1 |             | 1           |                |
| 6 | 1         | 1         | 0 | 1           | 0           | 1              |
| 7 | 1         | 1         | 1 |             | 1           | 0              |

**Q5** : Complétez le chronogramme avec les valeurs de Q et O.



Q6: En utilisant les résultats précédents, complétez le diagramme d'état du circuit.



# Exercice 3: décomposition UT/UC (13 points)

On souhaite réaliser un circuit permettant de calculer le produit de deux nombres complexes a et b, dont les parties réelles et imaginaires sont représentées par des entiers sur 16 bits. Le produit est calculé selon l'algorithme ci-dessous :

```
debut
    are := lire_entree();
    aim := lire_entree ();
    bre := lire_entree ();
    bim := lire_entree ();
    cre := are.bre-aim.bim ;
    cim := are.bim+aim.bre ;
    écrire_sortie(cre) ;
    écrire_sortie(cim) ;
fin ;
```

Afin de réduire le nombre de portes logiques utilisées par le circuit, on fait le choix de limiter le nombre d'opérateurs arithmétique en n'utilisant qu'un seul additionneur et un seul multiplieur, comme indiqué sur le circuit de la question 4.

**Question 1**: L'algorithme requiert des opérations de soustraction, or notre composant ne dispose que d'additionneurs. Expliquez (en vous aidant d'un schéma) comment il est possible de réaliser un circuit soustracteur à partir d'un additionneur et d'un ensemble de portes « inverseur ».





**Question 2**: Le circuit de la question 4 permet de réaliser une addition et une multiplication en parallèle dans un même cycle. Utilisez cette propriété pour réécrire l'algorithme de multiplication de façon à minimiser le nombre d'étapes (cycles) de calcul. Vous utiliserez pour cela les conventions vues en cours et rappelées dans le tableau ci-après, et pourrez introduire des variables intermédiaires afin de faciliter la compréhension du code.

| Exécution    | Notation      | Signification                                                                                                                      |
|--------------|---------------|------------------------------------------------------------------------------------------------------------------------------------|
| Parallèle    | X=Y+1, Y=X-1; | $X^{t+1}=Y^t+1 \text{ et } Y^{t+1}=X^t-1;$                                                                                         |
| Séquentielle | X=Y+1 ;       | <b>X</b> <sup>t+1</sup> = <b>Y</b> <sup>t</sup> + <b>1</b> suivi de <b>Y</b> <sup>t+2</sup> = <b>X</b> <sup>t+1</sup> - <b>1</b> ; |
|              | Y=X-1;        |                                                                                                                                    |

| dek    | <pre>but are := lire_entree(); aim := lire_entree(); bre := lire_entree(); bim := lire_entree();</pre> |                                                                                                            |
|--------|--------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------|
|        |                                                                                                        |                                                                                                            |
| combie | ion 3 : sachant que les entrées sorties                                                                | se font sur le principe du protocole req/ack,<br>réaliser l'ensemble des traitements (calculs et<br>ponses |
|        |                                                                                                        |                                                                                                            |
|        |                                                                                                        |                                                                                                            |
|        |                                                                                                        |                                                                                                            |
|        |                                                                                                        |                                                                                                            |
|        |                                                                                                        |                                                                                                            |
|        |                                                                                                        |                                                                                                            |
|        |                                                                                                        |                                                                                                            |



**Question 4**: Utilisez les résultats des questions précédentes pour compléter le schéma de l'unité de traitement du circuit, en y ajoutant les interconnexions, multiplexeurs, etc. permettant de réaliser le traitement selon l'approche proposée aux questions 1 et 2.







Question 5: Complétez le tableau ci-dessous avec les signaux de contrôle supplémentaires, en explicitant à chaque fois leur rôle .

| Nom      | Rôle/signification |
|----------|--------------------|
| AimWE    |                    |
| AreWE    |                    |
| BimWE    |                    |
| BreWE    |                    |
| MulRegWe |                    |
| AddRegWE |                    |
| CreWE    |                    |
| CinWE    |                    |
|          |                    |
|          |                    |
|          |                    |
|          |                    |
|          |                    |
|          |                    |
|          |                    |

**Question 6** : complétez diagramme de transition de l'unité de contrôle du circuit, en incluant la gestion des entrées/sorties.

